Algoritmo de Demodulación Heterodina en un FPGA para Datos de Interferogramas
Fecha
2021-12-27Autor
Sauceda Carvajal, Angel
Jimenez Perez, Abimael
148715
Valenzuela de la Cruz, Jesús Enrique
Muñoz Gomez, J. Antonio
148715
Metadatos
Mostrar el registro completo del ítemResumen
En este trabajo se propone el diseño de un sistema digital embebido basado en bloques de hardware específico que implementa el algoritmo de demodulación heterodina. Con esto será posible demodular la señal obtenida de diferentes sensores ópticos interferométricos. El sistema embebido basado en FPGA se implementó satisfactoriamente en la tarjeta Nexys 4 DDR con un dispositivo FPGA Artix 7 y utilizando Vivado® Design Suite. Se lograron integrar distintos periféricos en un sistema embebido para realizar el procesamiento de interferogramas en 1- dimensión. Cada módulo de hardware desarrollado fue probado obteniendo respuestas similares a las obtenidas mediante la simulación del algoritmo de demodulación en Matlab.
Colecciones
El ítem tiene asociados los siguientes archivos de licencia: