Resumen
La suma es la operación clave en los sistemas digitales y el sumador de punto flotante se usa con
frecuencia para la suma de números reales porque la representación de punto flotante proporciona un
amplio rango dinámico. En este artículo se presenta el diseño VLSI (Very Large Scale Integration) de
un circuito sumador de punto flotante. El algoritmo se implementó en lenguaje de descripción de
hardware VHDL. Posteriormente se utilizan las herramientas de software libre de Alliance para realizar
el proceso de síntesis, con el cual se obtuvo el layout del circuito. El diseño presentó un consumo de
área de 959,250 �2, un retardo de 20.8 ns y se utilizaron 4,604 transistores